DownRG Blog

0

GB-P100 구입 기념

     M4650을 작년 6월에 샀었는데,만 1년 만에 약정 조건을 다 채우고번호이동을 하게 되었다.사실 아이폰을 더 기다려보고 싶었으나,공짜폰을 나온다고 해도 요금제 폭탄이 기다리고 있을 것 같았다.그래서 결국 GB-P100으로...

7-segment FND Symbol Library 1

7-segment FND Symbol Library

FND(Flexible Numeric Display)에서 ASR은 Anode type으로숫자 표현을 위한 data 입력이 GND값을 가지며, VCC를 공통으로 사용한다.반대로 CSR은 Cathode type으로 data 입력에 VCC값이 들어가며, GND가 공통이다.위에서 5163과 5263은 각 digit에...

AVR과 CLCD를 이용한 디지털시계 0

AVR과 CLCD를 이용한 디지털시계

[code]#define SYSTEM_CLK   (16000000L)#define ComputeBaud(baud)  (unsigned int)(((SYSTEM_CLK / 16) / (baud)) – 1)#define UBRRxH(baud)   (unsigned char)((ComputeBaud(baud)>>8)&0xFF)#define UBRRxL(baud)   (unsigned char)((ComputeBaud(baud))&0xFF)#define UART0_BAUD   9600  // PC   <->...

AVR을 이용한 CLCD 출력 0

AVR을 이용한 CLCD 출력

< 4bit mode를 사용하여 CLCD 구동하기 >PORTA.7~4 – data_bit , PORTA.3 – not usedPORTA.2 – Enable, PORTA.1 – RW, PORTA.0 – RS* Processor: ATmega128, Compiler: WinAVR, Simulation: AVR...

0

Carry Look-ahead Adder Design

Carry Look-ahead Adder(캐리 예측 덧셈기) 전가산기를 이용한 Ripple Carry Adder는 많은 bit의 연산을 하려고 할 때지연되는 시간이 길어지는 단점을 갖는다. CLA(Carry Look-ahead Adder)의 경우는 carry의 발생을 bit입력시바로 계산하여 시간의 지연...

Source Follower Design 0

Source Follower Design

< 설계 조건 >* VDD=1.8V, Power budget = 1.8mW    * Voltage gain = 0.9* Min. allowable output = 0.3V(VDS2≥0.3V 일 때 M2는 saturation)* λ = 0.1 V-1...

2’s compliment & Absolute Unit 0

2’s compliment & Absolute Unit

[code]`timescale 1ns / 1ps//////////////////////////////////////////////// 2’s Complement, Absolute Unit Design////////////////////////////////////////////////2’s Complement Unitmodule twos_com(ref_data_8bit,com_out);   input [7:0] ref_data_8bit; // 8bit input unsigned number   output [15:0] com_out;  // 16bit output signed number  ...